Accueil
>
Verimag
>
Verimag
Verimag
Présentation
La science taille XX’Elles
Best Paper Award at NETYS’2020
Actualités et faits marquants
Membres
Publications
Avec comité de lecture
Rapports Techniques
Outils
Thèse en cours
Emplois et stages
Projets
Partenaires
Colloques et Conférences
Séminaires
Archives
Séminaires Verimag
Documents
titre documents joints
Poster
11 février 2010
info document : PDF
793.5 kio
Perspectives
11 février 2010
info document : PDF
1.1 Mio
Rapport d’activités
11 février 2010
info document : PDF
1.8 Mio
Actualités
Conférences
24-28 Novembre 2025
Synchron 2025
Séminaires
Séminaires
13 novembre 2025
Yann Herklotz:
Towards scalable verification and efficient hardware generation using verified (…)
21 novembre 2025
Oussama Oulkaid:
Formal models of integrated circuits for transistor level electrical verification (Phd)
25 novembre 2025
Véronique Cortier:
Electronic voting: design, attack, and formal verification
1er décembre 2025
Sylvain Boulme:
Introduction à la programmation orientée objet en crystal
4 décembre 2025
Jannik Laval:
A venir (thème cybersécu)
11 décembre 2025
Thaïs Baudon:
A venir (thème: compilation optimisant les représentations mémoire)
Nouvelles publications
Quelques Publications Récentes
Marius Bozga, Radu Iosif, Florian Zuleger:
Regular Grammars for Sets of Graphs of Tree-Width 2
Thomas Vigouroux, Marius Bozga, Cristian Ene, Laurent Mounier:
Function Synthesis for Maximizing Model Counting
Iulia Dragomir, Carlos Redondo, Tiago Jorge, Laura Gouveia, Iulian Ober, Marius Bozga, Maxime Perrotin:
Specification and model-checking of space systems in the TASTE toolset
Basile Pesin, Sylvain Boulmé, David Monniaux, Marie-Laure Potet:
Formally Verified Hardening of C Programs against Hardware Fault Injection
Offres d'emploi et stages
Offres d'emploi et stages
[Funded PhD] Fault Injection Attacks : Automated Analysis of Counter-Measures At The Binary Level
[Master] Decision Procedure for Equivalence Relations
[Master]Leakage in presence of an active and adaptive adversary
[PostDoc] Implementation of critical applications on multi-core : execution mode analysis to reduce interferences
Navigation
Rubriques
Verimag
Direction et Responsables
Membres
Publications
Outils
Thèse en cours
Emplois et stages
Projets
Partenaires
Colloques et Conférences
Séminaires
Documents
Axes
Contact
Plan du site
Acces au Batiment
Contact
|
Plan du site
|
Site réalisé avec SPIP 4.4.5
+
AHUNTSIC
[CC License]
info visites
5030674
English
Français