Accueil > Recherche > Étudiants/Post-docs > Amaury Graillat (IRL)

Amaury Graillat (IRL)

Simulation distribuée pour les systèmes embarqués

mardi 5 août 2014

Années: 2014 (IRL Ensimag)
Sujet: Simulation distribuée pour les systèmes embarqués
Résumé:

L’outil développé est basé sur la bibliothèque sc-during, qui permet une exécution parallèle de programmes SystemC. La bibliothèque a été enrichie avec un mode distribué, basé sur la bibliothèque MPI et qui permet non-seulement de déléguer des calculs à des threads, mais aussi à des processus séparés éventuellement exécutés sur une machine distante.


2020

Journal articles

ref_biblio
Marc Boyer, Amaury Graillat, Benoît Dupont de Dinechin, Jörn Migge. Bounding the delays of the MPPA network-on-chip with network calculus: Models and benchmarks. Performance Evaluation, 2020, 143, pp.102124. ⟨10.1016/j.peva.2020.102124⟩. ⟨hal-03170466⟩
Accès au texte intégral et bibtex
https://hal.science/hal-03170466/file/dtis21044PostPrint-Article-2.pdf BibTex

2019

Journal articles

ref_biblio
Keryan Didier, Dumitru Potop-Butucaru, Guillaume Iooss, Albert Cohen, Jean Souyris, et al.. Correct-by-Construction Parallelization of Hard Real-Time Avionics Applications on Off-the-Shelf Predictable Hardware. ACM Transactions on Architecture and Code Optimization, 2019, 16 (3), pp.1-27. ⟨10.1145/3328799⟩. ⟨hal-02422789⟩
Accès au bibtex
BibTex

Conference papers

ref_biblio
Amaury Graillat, Claire Maiza, Matthieu Moy, Pascal Raymond, Benoît Dupont de Dinechin. Response Time Analysis of Dataflow Applications on a Many-Core Processor with Shared-Memory and Network-on-Chip. RTNS 2019 - 27th International Conference on Real-Time Networks and Systems, Nov 2019, Toulouse, France. pp.61-69, ⟨10.1145/3356401.3356416⟩. ⟨hal-02320463⟩
Accès au texte intégral et bibtex
https://hal.science/hal-02320463/file/rtns2019.pdf BibTex

Preprints, Working Papers, ...

ref_biblio
Marc Boyer, Amaury Graillat, Benoît Dupont de Dinechin, Jörn Migge. Comparing strategies to bound the latencies of the MPPA Network-on-Chipi (Extended version). 2019. ⟨hal-02122874⟩
Accès au texte intégral et bibtex
https://hal.science/hal-02122874/file/MPPA-NoC-WCTT.pdf BibTex
ref_biblio
Marc Boyer, Amaury Graillat, Benoît Dupont de Dinechin, Jörn Migge. Comparing strategies to bound the latencies of the MPPA NoC. 2019. ⟨hal-02099698⟩
Accès au texte intégral et bibtex
https://hal.science/hal-02099698/file/DTIS19057.1550750883.pdf BibTex

2018

Conference papers

ref_biblio
Amaury Graillat, Matthieu Moy, Pascal Raymond, Benoît Dupont de Dinechin. Parallel Code Generation of Synchronous Programs for a Many-core Architecture. DATE 2018 - Design, Automation and Test in Europe, Mar 2018, Dresden, Germany. pp.1139-1142, ⟨10.23919/DATE.2018.8342182⟩. ⟨hal-01667594v2⟩
Accès au texte intégral et bibtex
https://inria.hal.science/hal-01667594/file/date2018.pdf BibTex
ref_biblio
Marc Boyer, Benoît Dupont de Dinechin, Amaury Graillat, Lionel Havet. Computing Routes and Delay Bounds for the Network-on-Chip of the Kalray MPPA2 Processor. ERTS 2018 - 9th European Congress on Embedded Real Time Software and Systems, Jan 2018, Toulouse, France. ⟨hal-01707911⟩
Accès au texte intégral et bibtex
https://hal.science/hal-01707911/file/Version-Finale.pdf BibTex

Reports

ref_biblio
Keryan Didier, Dumitru Potop-Butucaru, Guillaume Iooss, Albert Cohen, Jean Souyris, et al.. Efficient parallelization of large-scale hard real-time applications. [Research Report] RR-9180, INRIA Paris. 2018. ⟨hal-01810176v2⟩
Accès au texte intégral et bibtex
https://inria.hal.science/hal-01810176/file/RR-9180.pdf BibTex

Theses

ref_biblio
Amaury Graillat. Génération de code pour un many-core avec des contraintes temps réel fortes. Langage de programmation [cs.PL]. Université Grenoble Alpes, 2018. Français. ⟨NNT : 2018GREAM063⟩. ⟨tel-02069346⟩
Accès au texte intégral et bibtex
https://theses.hal.science/tel-02069346/file/GRAILLAT_2018_archivage.pdf BibTex

2017

Reports

ref_biblio
Keryan Didier, Albert Cohen, Adrien Gauffriau, Amaury Graillat, Dumitru Potop-Butucaru. Sheep in wolf's clothing: Implementation models for data-flow multi-threaded software. [Research Report] RR-9057, Inria Paris. 2017, pp.31. ⟨hal-01509314⟩
Accès au texte intégral et bibtex
https://inria.hal.science/hal-01509314/file/RR-9057.pdf BibTex

Voir en ligne : Résumé du travail sur Ensiwiki

Documents joints


Valid XHTML 1.0 Transitional
SPIP | | Plan du site | Suivre la vie du site RSS 2.0
Habillage visuel © styleshout sous Licence Creative Commons Attribution 2.5 License